職位描述
該職位還未進行加V認證,請仔細了解后再進行投遞!
職位描述:
職責描述:1) 抗干擾、基帶芯片或fpga架構設計與算法設計;
2) 抗干擾、基帶設計或fpga設計中的數字電路設計及算法實現與驗證;
3) 抗干擾、基帶芯片或fpga數字電路仿真、時序分析及調試;
4) 撰寫相關的設計方案及文檔。
任職要求:1) 熟悉數字信號處理,具有陣列天線抗干擾算法處理架構設計,算法優化設計能力;
2) 跟蹤國內外前沿的抗干擾技術,研究新的抗干擾算法,matlab完成算法仿真及算法硬件實現架構設計;
3) 熟練掌握vhdl或verilog、c語言編程,有豐富的邏輯電路設計編程經驗;
4) 熟練使用modelsim等相關仿真、綜合、時序分析工具,熟練掌握quartus或ise進行綜合布局布線;
5) 熟悉fpga開發流程,對xilinx、altera 等主流fpga設計開發有豐富經驗;
6) 熟悉 asic開發設計及流片經驗,熟悉導航算法或自適應陣列信號處理算法者優先;
7) 碩士或以上學歷,五年以上工作經驗。
職責描述:1) 抗干擾、基帶芯片或fpga架構設計與算法設計;
2) 抗干擾、基帶設計或fpga設計中的數字電路設計及算法實現與驗證;
3) 抗干擾、基帶芯片或fpga數字電路仿真、時序分析及調試;
4) 撰寫相關的設計方案及文檔。
任職要求:1) 熟悉數字信號處理,具有陣列天線抗干擾算法處理架構設計,算法優化設計能力;
2) 跟蹤國內外前沿的抗干擾技術,研究新的抗干擾算法,matlab完成算法仿真及算法硬件實現架構設計;
3) 熟練掌握vhdl或verilog、c語言編程,有豐富的邏輯電路設計編程經驗;
4) 熟練使用modelsim等相關仿真、綜合、時序分析工具,熟練掌握quartus或ise進行綜合布局布線;
5) 熟悉fpga開發流程,對xilinx、altera 等主流fpga設計開發有豐富經驗;
6) 熟悉 asic開發設計及流片經驗,熟悉導航算法或自適應陣列信號處理算法者優先;
7) 碩士或以上學歷,五年以上工作經驗。
工作地點
地址:北京海淀區北京


職位發布者
HR
北京北方聯星科技有限公司

-
電子技術·半導體·集成電路
-
200-499人
-
公司性質未知
-
北京市海淀區上地西路8號院(上地科技大廈)4號樓東區7層